## Universidad Nacional de Córdoba. Facultad de Ciencias Exactas, Físicas y Naturales.



Arquitectura de Computadoras

# Trabajo Práctico 2: *UART*

### **Integrantes:**

- Drudi, Leandro.
- Goldman, Nicolás.

Github repository: <a href="https://github.com/nicolasgoldmano7/TPs-Arquitectura">https://github.com/nicolasgoldmano7/TPs-Arquitectura</a>

#### **CONSIGNA:**

Para el segundo trabajo de la materia se pide desarrollar un módulo de UART transmisor y receptor, sus respectivos circuitos de interfaz y baud rate generator y complementarlo con la ALU del TP1 para poder intercambiar y trabajar datos. El circuito completo es el siguiente:



#### **DESARROLLO:**

Para la implementación del trabajo, se realizaron 5 módulos además de los correspondientes a la ALU realizados para el TP1. Ellos son: **Top Level UART**, **Circuitos RX y TX**, **mod-m-counter** (Baud rate generator) y **flag-buf** (cómo circuito de interfaz).

#### **UART - SISTEMA DE RECEPCIÓN:**

Para el desarrollo de los módulos de recepción se utilizó una técnica de oversampling, haciendo que cada bit sea muestreado 16 veces y estimar el punto medio de cada uno de ellos.

El esquema para dicho sobremuestreo funciona de la siguiente manera:

- 1. Espero que la señal se haga o y comienzo el contador de ticks (1 tick = 1 muestra).
- 2. Cuando el contador llega a 7, quiere decir que llegamos a la mitad del start bit, entonces reinicio el contador.
- 3. Cuando llegue nuestro contador a 15, nos encontraremos parado en el medio del sampleo del primer bit de data. Ahora resta tomar su valor y asignarlo a algún registro y reiniciar el contador.
- 4. Repetimos este último paso 7 veces y obtenemos el valor de todos los bits de data.

5. Repetimos el paso una vez más para obtener el bit de stop.

Este esquema funciona básicamente como una señal de clock, con la diferencia que usa los ticks de sampleo (en vez de usar los flancos de subida y bajada) para estimar el punto medio de cada bit.

Una pequeña representación del modelo de recepción es la siguiente:



En la que el <u>UART receiver</u> será el encargado de re-ensamblar los bits entrantes en palabras mediante el sobremuestreo explicado anteriormente, el <u>baud rate generator</u> será el módulo que nos permita generar los ticks de sampleo y por último el <u>interface circuit</u>, capaz de proveer un buffer y status entre el módulo UART y el módulo que se encuentre utilizando a este último.

#### mod\_m\_counter MODULE (pág 128):

Este módulo es el baud rate generator, es decir, el encargado de generar los ticks que usaremos en nuestro modelo de sobremuestreo. Debe realizarlos a una frecuencia de 16 veces el baud rate.

Para una baud rate de 19200, la tasa de sampleo debe ser de 307200 ticks por segundo.

Usando el clock a **100MHz**, necesitamos un contador de  $\frac{100MHz}{307200}$  ticks en el que 1 "tick" se genera cada 326 pulsos de reloj.

```
timescale 1ns / 1ps
    module mod_m_counter
     parameter M = 326, //mod-M163
           parameter N = 9
                             //8 bits in counter
8
   )
           input wire clk,
           input wire reset,
           output wire max_tick,
           output wire [N-1:0] q
   );
           [N-1:0] r reg;
   reg
    wire
           [N-1:0] r_next;
```

En el código de arriba se puede ver el módulo del generador de ticks, el cual tiene un always encargado de asignarnos el valor de  $r\_next$  a  $r\_reg$  en cada uno de los pulsos de reloj. La lógica funciona simplemente con una sentencia condicional en la que si  $r\_reg$  es 325, en reiniciamos el  $r\_next$  a cero, sino lo aumentamos en 1.

A la salida tendremos q, contenedor del valor en el  $r\_reg$  y  $max\_tick$  que nos lleva registro de si hemos alcanzado el contador y tenemos nuestro tick completo, o si todavía faltan pulsos de reloj.

#### **RX MODULE:**

El receptor es aquel módulo que debe encargarse de tomar los datos enviados bit a bit por el Tx y encargarse de re-ensamblarlos para obtener la palabra enviada.

Para hacerlos, se realiza una máquina de estados, que será la encargada de movernos entre los bits de **start**, **data** y **stop**. Se muestra la misma en la siguiente imágen:



En la máquina, podemos notar claramente los 4 estados que disponemos.

Primero un estado de **idle** en el que nos encontramos esperando por el start bit en cero.

Cuando esto ocurre, ponemos el contador de ticks "s" en o y avanzamos al estado de **start.** 

Ya en este estado, como se explicó con el esquema de sobremuestreo, cuando llegamos a 7 en el contador, nos encontramos parados en el punto medio del bit de comienzo. Sucedido esto, reiniciamos el contador, guardamos el valor en **n** y nos vamos al estado de **data**. Una vez que lleguemos al contador en 15, nos encontramos parados en la mitad del primer bit de data, por lo que reiniciamos el contador de ticks y guardamos el valor en el MSB de b concatenándolo con los 7 MSB del mismo para movernos en la ventana. Si repetimos esto 7 veces más, tendremos la

recepción de los 8 bits de data y pasaremos al estado de **stop** en el que cuando lo hayamos recibido completo, nos moveremos nuevamente a idle con la bandera de **rx\_done** en 1.

```
timescale ins/ips
   parameter DBIT = 8,
                             // # N data bits
   parameter SB_TICK = 16 // # ticks for stop bits
                         clk, reset.
   input wire
                          rx, s_tick,
                          rx_done_tick,
localparam
                  [1:0] idle
localparam
                  [1:0] start = 2'b01:
                  [1:0] data
localparam
// signal declaration
                  [1:0] state_reg, state_next;
reg
                         s_reg, s_next;
                         n_reg, n_mext;
                  [7:0] b_reg, b_next;
                                                 // Retrieved
// FSMD state & data registers
always @(posedge clk, posedge reset)
   begin
               state_reg <= idle;
               s_reg <= 0;
               n_reg <= 0;
       else
               s_reg <= s_next;
               n_reg <= n_next;
               b_reg <= b_next;
// FSMD next_state logic
always @(*)
       state next = state reg;
```

```
state_next = state_reg;
        rx done tick = 1'b0;
        s_next = s_reg;
        b next = b reg;
        case (state_reg)
                if (-rx)
                    begin
                    end
                if (s_tick)
                     if (s_reg==7)
                        begin
                             s_next = 0:
                             n_next = 0;
                if (s_tick)
                     if (s_reg==15)
                         begin
                             b_next = {rx, b_reg [7:1]};
                             if (n_reg==(DBIT-1))
                                 state_next = stop ;
                                 n \text{ next} = n \text{ reg} + 1;
                         s_next = s_reg + 1;
                     if (s_reg==(SB_TICK-1))
                             rx_done_tick =1°b1;
// output
assign dout = b_reg;
```

En el código de la imagen de arriba, se muestra la máquina de estados con su respectiva lógica capaz de modelar un sistema de transmisión de UART.

#### flag\_buf MODULE:

Este es nuestro módulo nos permitirá señalizar la disponibilidad para poder recibir una nueva palabra, prevenir de realizar la recepción de una misma palabra múltiples veces y en algunos casos, proveernos un buffer entre el receptor y el sistema principal (modelos con one-word buffer o FIFO).

Si revisamos la explicación del receptor, tenemos un **rx\_ready\_tick** que se pone en 1 cuando recibimos el último bit de todos (stop bit). Este está conectado al **set\_flag** de nuestro interface circuit para setear la bandera del arribo de una nueva palabra.

El sistema que se encuentre utilizando la UART se encargará de revisar esta salida para darse cuenta cuando recibe una palabra y reasignar la salida con **flag** (cero) un pulso de clock después.

El siguiente esquema muestra una representación del módulo de interfaz entre UART y el main system.



#### **UART - SISTEMA DE TRANSMISIÓN:**

El módulo transmisor es esencialmente como una especie de shift register que carga data en paralelo y las envía hacia afuera, bit por bit, a una determinada tasa de envío.

La transmisión comienza con un **start bit**, que es un o seguido de todos los **bits de data** y finaliza con el o los **stop bits**, en 1. La siguiente imágen, nos muestra un modelo de dicha transmisión:



Antes de que comience la transmisión, los módulos de *tx* y *rx* deber acordar con trabajar siguiendo algunos parámetros, entre ellos, la tasa de baudios (bits por segundo) que se utilizará, cantidad de *bits de dato* y de *stop* y el uso del *bit de paridad* (opcional, para la detección de errores). Nuestro transmisor cuenta con 8 bits de data, 1 stop bit, no tiene bit de paridad y tiene una tasa de baudios de 19200.

#### uart\_tx MODULE:

El sistema de transmisión en UART es muy parecido al de recepción. Consiste en un módulo transmisor, un generador de ticks y la correspondiente interfaz.

En cuanto al módulo de interfaz, es prácticamente igual al del receptor, con la diferencia de que el **set** lo hace el main system y el **clr** lo hace el módulo UART.

Para no tener que crear su propio módulo de baud rate generator, utiliza el del receptor creando sus propios contadores. Se desplaza un bit hacia afuera cada 16 ticks.

El módulo en sí, es muy parecido al del receptor. Ante la recepción del bit de **tx\_start**, nos movemos a los estados de **start**, **data y stop** colocándolos en el medio de cada uno de los correspondientes bits y enviándolo mediante la utilización del **tx\_reg**.

#### **MÓDULO TOP LEVEL UART:**

El diagrama del módulo del core de UART es el siguiente, reemplazando el sistema de interfaz de FF con buffer por uno simplemente de flags FF:



Para el desarrollo del módulo en Verilog, basta con inicializar cada uno de los módulos explicados previamente además del encargado de manejar la interfaz entre el módulo de UART y el de la ALU realizado para el primer práctico de la materia. Por último, en este módulo asignamos la salida de la interfaz a los leds de la FPGA para poder visualizar alguno de los resultados en la práctica.

El módulo que actúa como interfaz es el que más *complejidad* tiene en su interior. Cuenta con dos máquinas de estado, una para poder movernos entre los estados posibles (cuando nos llega el dato de A, B, OP y mientras se realiza el cálculo de la operación); y la segunda para la lógica de cada uno de ellos.

Se dejan las imágenes de ambas máquinas de estado.

La encargada de **movernos entre los diferentes estados** no es muy compleja. Si estamos en el primer estado, quiere decir que estamos esperando el valor de A por uart. Cuando llega, guarda dicho valor en una variable temporal para evitarnos cualquier tipo de problemas de sobreescritura. Así sucesivamente con los demás estados.

La **máquina con lógica** comprueba primero que el rx\_done\_tick este en 1 para darnos cuenta que nos llegó un valor y guarda el valor de rx\_data correspondiente al ingresante de UART.

Para el caso del cálculo, pone en 1 el transmisor y vuelva a quedarse esperando por A nuevamente.

```
// Maquina de estados
always @ (posedge clk)
   begin
      if (reset)
            begin
                reg_a <= 8'b000000000;
                reg_b <= 8'b000000000;
                reg_op <= 8'b00000000;
                state_reg <= first_state;
                //state_next <= first_state;
            end
        else
            begin
                case(state_reg)
                    first_state :
                             reg_a <= reg_a_tmp;
                     second_state :
                             reg_b <= reg_b_tmp;
                     op_state :
                             reg_op <= reg_op_tmp;
                     calc state :
                             reg_tx_data <= reg_tx_data_tmp;</pre>
                state_reg <= state_next;
                reg_tx_start <= reg_tx_start_t;</pre>
            end
```

```
// Logica de cambio de estados
always @ (*)
    begin
       state_next = state_reg;
       case(state_reg)
           first_state :
               begin
                    reg_tx_start_t = 1'b0;
                   if(rx_done_tick)
                        begin
                            reg_a_tmp = rx_data;
                           state_next = second_state;
                    else
                           state_next = first_state;
                        end
            second_state :
                    reg_tx_start_t = 1'b0;
                    if(rx_done_tick)
                        begin
                           reg_b_tmp = rx_data;
                           state_next = op_state;
                        end
                    else
                       begin
                           state_next = second_state;
                end
           op_state :
               begin
                    reg_tx_start_t = 1'b0;
                   if(rx_done_tick)
                           state next = calc state;
                           reg_op_tmp = rx_data;
                    else
                           state_next = op_state;
               end
            calc_state :
                        reg_tx_data_tmp = calc_data;
                        state_next = first_state;
                        reg_tx_start_t = 1'b1;
                    end
        endcase
```